处理器供电要求

电源供电要求

电源管脚

最小电压(V)

典型电压(V)

最大电压(V)

最大电流(mA)

详细描述

PVDD

2.97

3.3

3.63

150

PVDD系统电源输入,接10uF电容

BUCK_LX

-

1.25

-

50

BUCK输出脚,接4.7uH电感

BUCK_FB

-

1.25

-

50

BUCK反馈和内部电源输入脚,接电感另一端,且外接4.7uF电容

VDD_VOUT1

-

1.1

-

50

内部LDO,外接4.7uF电容

VDD_VOUT2

-

0.9

-

20

内部LDO,外接4.7uF电容

VDD_RET

-

0.9

-

1

内部LDO,外接0.47uF电容

VDD_RTC

-

1.1

-

1

内部LDO,外接1uF电容

VDDIOA

1.71

1.8/3.3

3.63

-

GPIO电源输入,外接1uF电容

AVDD33

2.97

3.3

3.63

100

3.3V模拟电源输入,外接4.7uF电容

AVDD33_AUD

2.97

3.3

3.63

50

3.3V音频电源输入,外接2.2uF电容

VDD_SIP

1.71

1.8/3.3

3.63

30

内部LDO,或者外部电源输入(1) ,外接1uF电容

AVDD_BRF

2.97

3.3

3.63

100

模拟电源输入,外接4.7uF电容

MIC_BIAS

1.4

-

2.8

-

MIC电源输出,外接1uF电容

备注

(1)

  • SF32LB52BU36,需要外供1.8V或3.3V

  • SF32LB52BU56,需要外供3.3V

  • SF32LB52E/G/JUx6,PVDD=1.8V时,内部LDO无法使用,需要外供1.8V;PVDD=3.3V时,内部LDO直接供电,无需外供

重要

系统使用Hibernate mode时,VDD_SIP供电要关闭,否则合封存储的I/O上会有漏电风险。VDD_SIP的电源控制信号请使用专用的PA21引脚。